

# **Tache Bonus Mini-Projet LU3EE100**

# Console SU-EE100 sur FPGA

# Réalisé par :

- > KADI Koussaila
- > CHABANE Sabrina

**Groupe B2** 

# **Enseignant de TP:**

Mr. Orlando Chuquimia Camacho

# **Module Moving Colors**

# 1-diviseur d'horloge :

Générer une horloge qui va cadencer le changement de teinte en sortie du module.

#### ✓ Description et simulation de diviseur d'horloge sous Modelsim :

Afin d'obtenir une horloge de fréquence 10MHz on a utilisé un diviseur d'horloge qui permet de divise sur 10 la fréquence de l'horloge de la carte **Nexys 4** qui est cadencée à 100 MHz.

#### ✓ Le code de diviseur d'Horloge : 100 MHz --> 10 MHz « clkDiv10.vhd »

```
library ieee;
 use ieee.std logic 1164.ALL;
 use ieee.std logic unsigned.ALL;
entity clkDivlOM is
port(reset,clk100 : in std logic;
      clk10MHz: out std logic);
 end clkDivlOM:
architecture archi of clkDivlOM is
 signal cpt: std logic vector(2 downto 0):=(others=> '0'); -- compteur pour 10 Mhz avec periode de 100ns
 signal cpt20Hz: std logic vector(22 downto 0):=(others=> '0'); -- compteur pour 20Hz de 50ms donc pour visualiser il faut
 signal clk10MHz tmp : std logic :='0';
                                                                 --mettre le pas de simulation
 signal clk20Hz tmp : std logic :='0';
begin
 process (reset, clk100)
  if reset='0' then clk10MHz tmp<='0';clk20Hz tmp <='0';
 elsif rising edge(clk100) then cpt<=cpt+1;cpt20Hz<=cpt20Hz+1;</pre>
  if cpt=4 then clk10MHz tmp<= not clk10MHz tmp; cpt<=(others=>'0') ; end if;
  if cpt20Hz=2499999 then clk20Hz tmp<=not clk20Hz tmp; cpt20Hz<=(others=>'0'); end if; --pour faire une horloge de 20HZ
                                                                                         --il suffit juste de déclarer clk20 comme sortie
                                                                                         --et la brancher au signal clk20Hz tmp
  end if;
 end process;
 clk10MHz<=clk10MHz tmp;
 end archi;
```

• Le code de testbench test\_clkdiv10.vhd : tester le bon fonctionnement de diviseur d'horloge 10MHz.

• La simulation: Vérifier le bon fonctionnement du module de division d'horlage.



On faisant le zoome sur le chronogramme obtenue lors de la simulation on constate que la période de l'horloge de la carte Nexys 4 qui est de 10 ns est multiplier par dix afin d'obtenir une période de 100 ns qui correspond à une fréquence de 10MHz

# On peut aussi obtenir une horloge qui génère une fréquence de 20 Hz :



# 2-les compteurs:

On a besoin de 3 compteurs de 5 bits, cadencés par l'horloge issue du diviseur d'horloge (10 MHz) Chaque compteur va représenter la teinte de rouge, de vert ou de bleu à envoyer en sortie.

- Déscription et simulation des compteurs :
- Le Code du compteur\_moving\_colors «compteur\_moving\_colors.vhd »

```
library ieee;
 use ieee.std logic 1164.ALL;
 use ieee.std logic unsigned.ALL;
entity compteur_moving_colors is
port(clk10, reset : in std logic;
      inc r , dec r :in std logic;
      inc g , dec g : in std logic;
      inc b , dec b : in std logic;
      RED out : out std logic vector(3 downto 0);
      GREEN_out : out std_logic_vector(3 downto 0);
      BLUE out : out std_logic_vector(3 downto 0));
 end compteur moving colors;
architecture archi of compteur moving colors is
 signal cpt r : std logic vector (4 downto 0);
 signal cpt g : std logic vector (4 downto 0);
 signal cpt_b : std_logic_vector(4 downto 0);
 signal mod_r : std_logic_vector(2 downto 0);
 signal mod g : std logic vector(2 downto 0);
- signal mod_b : std_logic_vector(2 downto 0);
begin
 --compteur de la couleur rouge :
mod r<=resetsinc radec r;
process(clk10, mod r)
begin
if reset='0' then cpt r<=(others=>'0');
lelsif rising edge (clk10) then
   case (mod r) is
     when "000" => cpt r<=(others=>'1'); -- initialisation
     when "100" => cpt r<=cpt r; -- mémorisation
     when "110" => cpt r<=cpt r+1; -- incrémentation
     when "101" => cpt_r<=cpt_r-1; -- décrémentation
     when others=> NULL;
   end case;
```

```
end process;
--compteur de la couleur verte
mod_g<=reset&inc_g&dec_g;
process (clk10, mod_g)
begin
if reset='0' then cpt_g<=(others=>'0');
elsif rising_edge(clk10) then
   case (mod_g) is
     when "000" => cpt_g<=(others=>'1'); -- initialisation
     when "100" => cpt g<=cpt g; -- mémorisation
     when "110" => cpt_g<=cpt_g+1; -- incrémentation
     when "101" => cpt g<=cpt g-1; -- décrémentation
     when others=> NULL;
   end case;
end if;
end process;
--compteur de la couleur blue
mod b = resetsinc badec b;
process(clk10, mod b)
begin
if reset='0' then cpt_b<=(others=>'0');
elsif rising edge (clk10) then
   case (mod b) is
     when "000" => cpt b<=(others=>'1'); -- initialisation
     when "100" => cpt_b<=cpt_b; -- mémorisation</pre>
     when "110" => cpt_b<=cpt_b+1; -- incrémentation
     when "101" => cpt_b<=cpt_b-1; -- décrémentation
     when others=> NULL;
   end case;
end if;
end process;
RED_out<=cpt_r(4 downto 1);</pre>
GREEN_out<=cpt_g(4 downto 1);</pre>
BLUE_out <= cpt_b (4 downto 1);
end archi;
```

Testbench du compteur\_moving\_colors « test compteur\_moving\_colors.vhd »

```
library ieee;
 use ieee.std_logic_l164.ALL;
 use ieee.std logic unsigned.ALL;
entity test_compteur_moving_colors is
 end test compteur moving colors;
architecture archi of test_compteur_moving_colors is
 signal clkl0 : std_logic := '0';
 signal reset :std logic :='0';
 signal inc_r, dec_r: std_logic;
 signal inc_g , dec_g :std_logic;
signal inc_b , dec_b :std_logic;
 signal RED out : std logic vector (3 downto 0);
 signal GREEN_out : std_logic_vector(3 downto 0);
- signal BLUE_out : std_logic_vector(3 downto 0);
begin
labl1 : entity work.compteur_moving_colors
            port map (clk10, reset,
                        inc_r , dec_r,
                        inc_g , dec_g ,
                        inc_b , dec_b ,
                        RED out ,
                        GREEN out
                        BLUE_out);
 clk10<=not clk10 after 50 ns;
 reset<= '1' after 1 ns;
reset<= '1' after 1 ns;

inc_r<='1' , '0' after 2000 ns;

dec_r <='0' , '1' after 2100 ns ;

inc_g<='1' , '0' after 1000 ns;

dec_g <='0' , '1' after 1250 ns ;

inc_b<='1' , '0' after 800 ns;

dec_b <='0' , '1' after 2100 ns;
 end archi;
```

• La simulation: Vérifier le bon fonctionnement du compteur moving colors:



# 3)-Machine à états :

Permet de commander les compteurs de teinte, elle est cadencée par l'horloge à 100 MHz.

# • Le graphe d'états de la MAE :



• Déscription et simulation du graphe d'états « MAE » sous Modelsim :

#### Le code de MAE « mae.vhd »:

```
library ieee;
 use ieee.std_logic_l164.All;
 use ieee.std_logic_unsigned.ALL;
lentity MAE_moving_colors is
port(clk100, reset : in std logic;
      RED_out : in std_logic_vector(3 downto 0);
      GREEN_out : in std_logic_vector(3 downto 0);
      BLUE_out : in std_logic_vector(3 downto 0);
      inc_r , dec_r : out std_logic;
      inc_g , dec_g : out std_logic;
      inc_b , dec_b : out std_logic);
end MAE_moving_colors ;
larchitecture archi of MAE moving colors is
type etat is (E0,E1,E2);
signal EP,EF :etat;
begin
--registre d'etat :
process (clk100, reset)
begin
if reset = '0' then EP<=EP;
lelsif rising_edge(clk100) then EP<=EF;
end if;
end process;
 --combinatoire des entrées et sorties:
process (EP, RED_out, GREEN_out, BLUE_out)
begin
lcase (EP) is
     when E0 => inc_r <='0';dec_r<='1';inc_g<='1';dec_g<='0';inc_b<='0';dec_b<='0';</pre>
                if RED out = "0000" then
                    if GREEN_out="1111" then EF<=E1; end if;
                else EF<=E0;
                end if;
     when E1 => inc_r <='0';dec_r<='0';inc_g<='0';dec_g<='1';inc_b<='1';dec_b<='0';</pre>
                if GREEN_out="0000" then
                  if BLUE_out="1111" then EF<=E2; end if;
                else EF<=E1;
               end if;
    when E2 => inc_r <='1';dec_r<='0';inc_g<='0';dec_g<='0';inc_b<='0';dec_b<='1';</pre>
               if BLUE_out ="0000" then
                   if RED out= "1111" then EF<=E0; end if;
                else EF<=E2;
                end if:
 end case;
end process;
end archi;
```

#### Testbentch de La MAE « test mae.vhd » :

```
library ieee;
 use ieee.std_logic_l164.ALL;
 use ieee.std_logic_unsigned.ALL;
entity test MAE moving colors is
 end test_MAE_moving_colors;
architecture archi of test MAE moving colors is
 signal clk100: std logic :='0';
 signal reset: std_logic :='0';
 signal GREEN_out, BLUE_out, RED_out :std_logic_vector(3 downto 0);
signal inc_r , dec_r ,inc_g,dec_g ,inc_b , dec_b : std_logic;
begin
instance : entity work.MAE moving colors
            port map(clk100, reset,
                    RED out,
                    GREEN out ,
                    BLUE out ,
                    inc_r , dec_r ,
                    inc_g , dec_g ,
                    inc b , dec b);
 RED_out<="1111", "1110" after 100 ns, "1101" after 200 ns , "0000" after 500 ns, "1111" after 1000 ns;
 GREEN_out<="0000","1111" after 100 ns, "1110" after 200 ns , "1111" after 500 ns , "0000" after 600 ns;
 BLUE_out<= "1111","1110" after 100 ns, "1101" after 200 ns , "1111" after 600 ns , "0000" after 1000 ns;
 clk100<= not clk100 after 5 ns;
 reset <= '1' after 3 ns;
 end archi;
```

#### La simulation: Vérifier le bon fonctionnement du MAE.



#### Déscreption du Module Moving\_Colors sous Modelsim :

Il s'agit d'instancier le graphe d'états, les trois compteurs et le diviseur d'horloge dans un seule module.

Schéma bloc globale du module Moving\_Colors :



Le code «Moving Colors.vhd »

```
library ieee;
 use ieee.std logic 1164.ALL;
 use ieee.std_logic_unsigned.ALL;
entity Moving colors is
               port (Clk100 , reset : in std logic;
                     RED OUT : out std logic vector(3 downto 0);
                      GREEN OUT : out std logic vector (3 downto 0);
                      BLUE OUT : out std logic vector(3 downto 0)
 end Moving_colors;
architecture archi of Moving_colors is
 signal clk10 : std_logic;
signal RED_out_tmp, GREEN_out_tmp, BLUE_out_tmp :std_logic_vector(3 downto 0);
signal inc_r , dec_r, inc_g , dec_g ,inc_b , dec_b : std_logic;
clk10_MHZ : entity work.clkDiv10M
            port map (reset, clk100, clk10);
MAE :
            entity work.MAE_moving_colors
            port map (clk100, reset,
                       RED_out_tmp,
                       GREEN out tmp,
                       BLUE_out_tmp,
                       inc_r , dec_r,
                       inc_g , dec_g,
                       inc_b , dec_b);
compteurs : entity work.compteur_moving_colors
            port map (clk10, reset,
                      inc_r , dec_r,
                      inc_g , dec_g,
                      inc_b , dec_b,
                      RED_out_tmp,
                      GREEN out tmp,
                      BLUE out tmp);
 RED_OUT<=RED_out_tmp;</pre>
 GREEN_OUT<=GREEN_out_tmp;</pre>
 BLUE_OUT<=BLUE_out_tmp;</pre>
 end archi;
```

#### Testbench de module Moving\_Colors « test\_ Moving\_Colors.vhdl»

```
library ieee;
 use ieee.std logic 1164.ALL;
 use ieee.std logic unsigned.ALL;
entity test Moving colors is
 end test Moving colors;
architecture archi of test Moving colors is
signal clk100: std logic := '0';
signal reset: std logic :='0';
- signal RED OUT, GREEN OUT, BLUE OUT : std logic vector(3 downto 0);
labell : entity work.Moving colors
          port map (Clk100 , Reset,
                     RED OUT,
                     GREEN OUT,
                     BLUE OUT
                     );
 clk100<= not clk100 after 5 ns;
reset <= '1' after 3 ns;
 end archi;
```

La simulation: Vérifier le bon fonctionnement du module Moving\_Colors.



#### Suite de la simulation de module Moving\_Colors



#### On peut aussi tester le système complet et simuler directement Top.vhd :

